【导读】3 月 24 日讯,一般来说,官方宣传数据都是最理想的状态,有时候还会掺杂一些水分,台积电已在本月开始 5nm 工艺的试产,晶体管密度达 10nm 工艺的 3.3 倍。
3月24日讯,一般来说,官方宣传数据都是最理想的状态,有时候还会掺杂一些水分,台积电已在本月开始 5nm 工艺的试产,晶体管密度达 10nm 工艺的 3.3 倍。
台积电在本月对 5nm 工艺试产,第二季度内投入规模量产,苹果 A14、华为麒麟 1020、AMD Zen 4 等处理器都会使用它,而且消息称初期产能已经被客户完全包圆,尤其是苹果占了最大头。
台积电尚未公布 5nm 工艺的具体指标,只知道会大规模集成 EUV 极紫外光刻技术,不过在一篇论文中披露了一张晶体管结构侧视图。
经过分析后估计,台积电 5nm 的栅极间距为 48nm,金属间距则是 30nm,鳍片间距 25-26nm,单元高度约为 180nm,照此计算,台积电 5nm 的晶体管密度将是每平方毫米 1.713 亿个。
相比于初代 7nm 的每平方毫米 9120 万个,这一数字增加了足足 88%,而台积电官方宣传的数字是 84%。
虽然这些年摩尔定律渐渐失效,虽然台积电的工艺经常面临质疑,但不得不佩服台积电的推进速度,要知道 16nm 工艺量产也只是不到 5 年前的事情,那时候的晶体管密度才不过每平方毫米 2888 万个,5nm 已经是它的几乎六倍!
另外,台积电 10nm 工艺的晶体管密度为每平方毫米 5251 万个,5nm 是它的近 3.3 倍。台积电是在 2020 年成为全球唯一量产 5nm 芯片的半导体厂,处于领头羊的位置。
免责声明:本文为转载文章,转载此文目的在于传递更多信息,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行处理。